Salut! En tant que fournisseur d'oscillateurs CMOS, j'ai récemment reçu de nombreuses questions sur la façon de supprimer les signaux parasites dans une boucle à verrouillage de phase (PLL) avec un oscillateur CMOS. J'ai donc pensé écrire ce blog pour partager quelques trucs et astuces que j'ai appris au fil des ans.
Tout d’abord, parlons de ce que sont les signaux parasites. Les signaux parasites sont des fréquences indésirables qui peuvent apparaître dans une sortie PLL. Ces signaux peuvent provoquer toutes sortes de problèmes, comme des interférences avec d’autres signaux, des performances réduites et même une panne du système dans certains cas. Il est donc important de s’en débarrasser autant que possible.
L'une des causes les plus courantes de signaux parasites dans une PLL avec un oscillateur CMOS est le bruit. Le bruit peut provenir de diverses sources, notamment de l’alimentation électrique, de l’oscillateur lui-même et des interférences externes. Pour réduire le bruit, vous pouvez commencer par utiliser une alimentation de bonne qualité. Assurez-vous qu'il est bien régulé et qu'il a une faible ondulation. Vous pouvez également utiliser des condensateurs de découplage pour filtrer tout bruit haute fréquence.


Une autre façon de réduire le bruit consiste à utiliser un oscillateur à faible bruit de phase. Dans notre entreprise, nous proposons unOscillateur VCO à faible bruit de phase 9 X 7conçu pour avoir un bruit de phase très faible. Cela peut aider à réduire la quantité de signaux parasites dans la sortie PLL.
En plus du bruit, une autre cause de signaux parasites peut être le filtre de boucle dans la PLL. Le filtre de boucle est chargé de filtrer les fréquences indésirables et de contrôler la dynamique de la boucle. Si le filtre de boucle n'est pas conçu correctement, il peut introduire des signaux parasites. Pour éviter cela, vous devez vous assurer que le filtre de boucle est conçu pour avoir la bonne bande passante et la bonne marge de phase.
Une façon de concevoir un bon filtre de boucle consiste à utiliser un outil de simulation. Il existe plusieurs outils de simulation disponibles qui peuvent vous aider à concevoir un filtre de boucle optimisé pour votre application spécifique. Vous pouvez également consulter un expert en conception PLL pour obtenir des conseils sur la meilleure conception de filtre en boucle pour vos besoins.
Une autre chose que vous pouvez faire pour supprimer les signaux parasites est d’utiliser un synthétiseur de fréquence. Un synthétiseur de fréquence peut générer une fréquence de sortie stable en utilisant une fréquence de référence et une boucle à verrouillage de phase. En utilisant un synthétiseur de fréquence, vous pouvez réduire la quantité de signaux parasites dans la sortie.
Dans notre entreprise, nous proposons unOscillateur programmable 5032c'est un type de synthétiseur de fréquence. Il est programmable, ce qui signifie que vous pouvez régler la fréquence de sortie à la valeur souhaitée. Cela peut être très utile dans les applications où vous devez modifier fréquemment la fréquence de sortie.
Enfin, vous pouvez également utiliser un blindage pour réduire la quantité d’interférences externes. Le blindage peut aider à bloquer toute interférence électromagnétique (EMI) qui pourrait provoquer des signaux parasites. Vous pouvez utiliser un boîtier métallique ou un câble blindé pour fournir un blindage.
En conclusion, supprimer les signaux parasites dans une PLL avec un oscillateur CMOS peut être un peu un défi, mais c'est tout à fait faisable. En suivant les trucs et astuces que j'ai partagés dans ce blog, vous pouvez réduire la quantité de signaux parasites dans votre sortie PLL et améliorer les performances de votre système.
Si vous souhaitez en savoir plus sur nos oscillateurs CMOS ou si vous avez des questions sur la suppression des signaux parasites, n'hésitez pas à nous contacter. Nous serons heureux de vous aider à trouver la solution adaptée à vos besoins. Que vous ayez besoin d'unOscillateur TXO CMS 2016, unOscillateur programmable 5032, ou unOscillateur VCO à faible bruit de phase 9 X 7, nous avons ce qu'il vous faut. Commençons une conversation sur vos besoins et voyons comment nous pouvons travailler ensemble.
Références
- "Boucles à verrouillage de phase : conception, simulation et applications" par Roland E. Best
- "Conception, disposition et simulation de circuits CMOS" par R. Jacob Baker
